2009年11月23日 星期一

Chord DAC64 design

這篇 http://www.zerogain.com/forum/showthread.php?t=1202
是Chord DAC64的設計者的Q&A,
這機器架構是以FPGA做buffer,read/write pointer的clock source完全獨立,這樣的設計該能徹底隔開S/PDIF的jitter。
因此建議使用光纖線,便能完全隔開前面轉盤來的電氣雜訊。

其中有句關於crystal oscillator
The PSU is vital, I have always used separate regulators for the clocks. It makes a tremendous difference.
這該是預期中的事。


最後,發文者提到若是跑長時間,會造成buffer underrun或overflow,
這是前後二個clock必然會有的誤差造成的,
應該很容易解,不過,看來他們似乎懶得解...

1 則留言:

  1. 嗯... 有點訝異Chord是這樣處理jitter的. 這樣的design思維在微利的PC領域也就罷了,出現在售價高昂的Hi-End器材就有點令人失望了. 雖說VCXO成本是OSC的好幾倍,畢竟只是數美元的差異. 改用VCXO緩...步...tracking SPDIF的頻率,不就可以避開這個問題了嗎?

    回覆刪除